Наукова електронна бібліотека
періодичних видань НАН України

Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Баркалов, О.О.
dc.contributor.author Тітаренко, Л.О.
dc.contributor.author Головін, О.М.
dc.contributor.author Матвієнко, О.В.
dc.date.accessioned 2021-11-09T13:02:15Z
dc.date.available 2021-11-09T13:02:15Z
dc.date.issued 2021
dc.identifier.citation Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами / О.О. Баркалов, Л.О. Тітаренко, О.М. Головін, О.В. Матвієнко // Control systems & computers. — 2021. — № 2-3. — С. 40-51. — Бібліогр.: 24 назв. — укр. uk_UA
dc.identifier.issn 2706-8145
dc.identifier.other DOI https://doi.org/10.15407/csc.2021.02.040
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/181261
dc.description.abstract Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою управління (КМПУ), що реалізується в базисі FPGA. Метод заснований на перетворенні адрес мікрокоманд на коди виходів елементарних лінійних операторних ланцюгів (ЕЛОЛ). Для оптимізації схеми КМПУ множина ЕЛОЛ розбивається на класи. Розбиття здійснюється так, що блок адресації мікрокоманд має точно два рівня елементів табличного типу. Пам'ять управління КМПУ реалізується на вбудованих блоках пам'яті. У роботі розглянуто приклад синтезу схеми КМПУ і виконано аналіз запропонованого методу. uk_UA
dc.description.abstract Purpose. The main goal of this work is to reduce hardware costs and power consumption of control units of digital systems taking into account the features of the element base of the control unit and rational organization of addressing microinstructions. FPGA (field-programmable logic array) microcircuits, widely used for the implementation of modern digital systems, were chosen as an elementary basis. Results. The paper proposes a method for optimizing the circuit of the microinstruction addressing unit based on splitting the set of outputs of elementary linear operator circuits, which is based on the idea of double coding of states. The proposed method, under certain conditions, makes it possible to reduce the number of levels in microinstruction addressing circuit to two. uk_UA
dc.language.iso uk uk_UA
dc.publisher Міжнародний науково-навчальний центр інформаційних технологій і систем НАН та МОН України uk_UA
dc.relation.ispartof Control systems & computers
dc.subject Fundamental Problems in Computer Science uk_UA
dc.title Оптимізація композиційного мікропрограмного пристрою управління з елементарними ланцюгами uk_UA
dc.title.alternative Optimization of a Composition Microprogram Control Unit with Elementary Circuits uk_UA
dc.type Article uk_UA
dc.status published earlier uk_UA
dc.identifier.udc 004.274


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис