Наукова електронна бібліотека
періодичних видань НАН України

Двойное кодирование состояний в совмещенном автомате

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Баркалов, А.А.
dc.contributor.author Титаренко, Л.А.
dc.contributor.author Визор, Я.Е.
dc.contributor.author Матвиенко, А.В.
dc.contributor.author Сабурова, С.А.
dc.date.accessioned 2020-05-03T12:08:48Z
dc.date.available 2020-05-03T12:08:48Z
dc.date.issued 2019
dc.identifier.citation Двойное кодирование состояний в совмещенном автомате / А.А. Баркалов, Л.А. Титаренко, Я.Е. Визор, А.В. Матвиенко, С.А. Сабурова // Комп’ютерні засоби, мережі та системи. — 2019. — № 18. — С. 11-17. — Бібліогр.: 22 назв. — рос. uk_UA
dc.identifier.issn 1817-9908
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/168470
dc.description.abstract Предложен метод уменьшения аппаратурных затрат в схеме совмещенного микропрограммного автомата, реализуемого в базисе FPGA. Метод основан на разбиении множества состояний на классы, каждый из которых соответствует отдельному блоку схемы. Такой подход приводит к схемам с регулярной структурой и тремя логическими уровнями. Приведен пример синтеза схемы автомата с использованием предложенного метода. Показаны условия его применения. uk_UA
dc.description.abstract У статті запропоновано метод зменшення апаратурних витрат при розробці пристроїв управління цифрових систем. Зниження витрат апаратури дозволяє підвищити якість цифрової системи за рахунок зменшення площі кристала НВІС, зниження споживання енергії та підвищення швидкодії. Метод заснований на розбитті множини станів автомата на класи, кожен з яких відповідає окремому блоку схеми. Такий підхід призводить до схем з регулярною структурою і трьома логічними рівнями. У статті наведено приклад синтезу схеми автомата з використанням запропонованого методу. Показані умови його застосування. uk_UA
dc.description.abstract The article proposes a method of reducing hardware costs in the development of control devices for digital systems. Reducing hardware costs can improve the quality of a digital system by reducing the size of the VLSI chip, reducing energy consumption and increasing speed. The method is based on splitting the set of states of an automaton into classes, each of which corresponds to a separate block of the circuit. This approach leads to circuit with a regular structure having three levels of logic. The article provides an example of the synthesis of an automaton circuit using the proposed method. The conditions of its application are shown. uk_UA
dc.language.iso ru uk_UA
dc.publisher Інститут кібернетики ім. В.М. Глушкова НАН України uk_UA
dc.relation.ispartof Комп’ютерні засоби, мережі та системи
dc.title Двойное кодирование состояний в совмещенном автомате uk_UA
dc.title.alternative Two fold state assignment for combined automation uk_UA
dc.type Article uk_UA
dc.status published earlier uk_UA


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис