Наукова електронна бібліотека
періодичних видань НАН України

Эффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического применения

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Никул, В.В.
dc.contributor.author Дрозд, А.В.
dc.contributor.author Дрозд, Ю.В.
dc.contributor.author Озеранский, В.С.
dc.date.accessioned 2019-04-03T18:13:27Z
dc.date.available 2019-04-03T18:13:27Z
dc.date.issued 2018
dc.identifier.citation Эффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического применения / В.В. Никул, А.В. Дрозд, Ю.В. Дрозд, В.С. Озеранский // Технология и конструирование в электронной аппаратуре. — 2018. — № 4. — С. 3-13. — Бібліогр.: 23 назв. — рос. uk_UA
dc.identifier.issn 2225-5818
dc.identifier.other 004.315
dc.identifier.other DOI: 10.15222/TKEA2018.4.03
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/150272
dc.description.abstract Рассмотрены вопросы эффективности цифровых компонентов в системах критического применения. Исследованы компоненты, проектируемые традиционно на основе матричных структур, создающих для этих систем проблему скрытых неисправностей, и поразрядные конвейеры, использование которых позволяет решить эту проблему. Проведен сравнительный анализ эффективности спроектированных на FPGA поразрядных конвейерных и матричных умножителей в сложности, производительности и энергопотреблении. Предложен метод, повышающий эффективность поразрядных конвейерных умножителей. uk_UA
dc.description.abstract В роботі проведено порівняльний аналіз ефективності порозрядних конвеєрних і матричних помножувачів, спроектованих на FPGA. Проведені дослідження показали, що порозрядні конвеєри демонструють високу ефективність, що перевершує матричні рішення і в продуктивності, і в енергоспоживанні навіть при проектуванні на САПР матричної орієнтації. Оскільки ця орієнтація знижує переваги порозрядних конвеєрів, для підвищення їхньої ефективності запропоновано метод, який забезпечує додаткове поліпшення цих характеристик і при цьому робить певну поступку матричній орієнтації САПР, що є актуальним в перехідний період — до подолання традицій матричного домінування і становлення порозрядної конвеєризації обчислень. uk_UA
dc.description.abstract The paper presents a comparative analysis of the efficiency of FPGA-basedbitwise pipelines and matrix structures. Studies have shown that bitwise pipelines exhibit high efficiency exceeding that of the matrix structures in terms of both performance and energy consumption, even when designing a matrix orientation on CAD. Since such orientation reduces the advantages of bitwise pipelines, a method is proposed to increase their efficiency, which improves their throughput and energy consumption, whilemaking a cеrtain concessionsto the matrix orientation of CAD. Thiswould beparticularly importantduring the transitional period, while the traditions of matrix domination are to be overcome and the of bitwise pipeline computing is to be formed. uk_UA
dc.language.iso ru uk_UA
dc.publisher Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України uk_UA
dc.relation.ispartof Технология и конструирование в электронной аппаратуре
dc.subject Современные электронные технологии uk_UA
dc.title Эффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического применения uk_UA
dc.title.alternative Ефективність порозрядної конвеєризаціїї обчислень у FPGA-компонентах систем критичного застосування uk_UA
dc.title.alternative Efficiency of the computation bitwise pipelining in FPGA-based components of safety-related systems uk_UA
dc.type Article uk_UA
dc.status published earlier uk_UA


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис