Наукова електронна бібліотека
періодичних видань НАН України

Проектирование модулей с плавающей точкой на ПЛИС с использованием языка VHDL

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Опанасенко, В.Н.
dc.contributor.author Сахарин, В.Г.
dc.contributor.author Лисовый, А.Н.
dc.date.accessioned 2014-03-23T17:23:55Z
dc.date.available 2014-03-23T17:23:55Z
dc.date.issued 2005
dc.identifier.citation Проектирование модулей с плавающей точкой на ПЛИС с использованием языка VHDL / В.Н. Опанасенко, В.Г. Сахарин, А.Н. Лисовый // Мат. машини і системи. — 2005. — № 3. — С. 17-23. — Бібліогр.: 10 назв. — рос. uk_UA
dc.identifier.issn 1028-9763
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/58447
dc.description.abstract Предложена структурная реализация 32-разрядного модуля деления с плавающей точкой, соответствующего стандарту IEEE-754, в элементном базисе ПЛИС типа FPGA фирмы Xilinx, выполненная путем поведенческого описания алгоритма на языке VHDL. Реализована проверка функционирования модуля деления методом моделирования в системе ModelSim Xilinx Edition–MXE II с помощью проверочного стенда, выполненного средствами схематического редактора Engineering Capture System (ECS) и HDL-редактора, входящих в состав системы Xilinx ISE Foundation. uk_UA
dc.description.abstract Запропоновано структурну реалізацію 32-розрядного модуля ділення з плаваючою точкою, що відповідає стандарту IEEE-754, в елементному базисі ПЛІС типу FPGA фірми Xilinx, який виконано шляхом поведінкового опису алгоритму мовою VHDL. Реалізовано перевірку функціонування модуля ділення методом моделювання в системі ModelSim Xilinx Edition–MXE II за допомогою перевірочного стенда, який виконано засобами схематичного редактора Engineering Capture System (ECS) та HDL-редактора, що входять до складу системи Xilinx ISE Foundation. uk_UA
dc.description.abstract The structural realization of the PLD-based of a Xilinx type FPGA 32-bit module of division with a floating point appropriate to the standard IEEE-754, executed by using the behavioral description of algorithm by language VHDL is offered. The check of functioning of the module of division by a method of modeling in system ModelSim Xilinx Edition–MXE II with the help of the verifying stand executed by means of the schematic editor Engineering Capture System (ECS) and the HDL-editor, Xilinx ISE Foundation system, included in structure is realized. uk_UA
dc.language.iso ru uk_UA
dc.publisher Інститут проблем математичних машин і систем НАН України uk_UA
dc.relation.ispartof Математичні машини і системи
dc.subject Обчислювальні системи uk_UA
dc.title Проектирование модулей с плавающей точкой на ПЛИС с использованием языка VHDL uk_UA
dc.title.alternative Проектування модулів з плаваючою точкою на ПЛІС з використанням мови VHDL uk_UA
dc.title.alternative Design of the PLD-based floating point blocks by using VHDL language
dc.type Article uk_UA
dc.status published earlier uk_UA
dc.identifier.udc 004.315.5


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис