Наукова електронна бібліотека
періодичних видань НАН України

Совместное использование методов структурной декомпозиции для оптимизации схемы микропрограммного автомата Мура

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Баркалов, А.А.
dc.contributor.author Титаренко, Л.А.
dc.contributor.author Баев, А.В.
dc.contributor.author Матвиенко, А.В.
dc.date.accessioned 2023-06-17T16:13:00Z
dc.date.available 2023-06-17T16:13:00Z
dc.date.issued 2021
dc.identifier.citation Совместное использование методов структурной декомпозиции для оптимизации схемы микропрограммного автомата Мура / А.А. Баркалов, Л.А. Титаренко, А.В. Баев, А.В. Матвиенко // Кібернетика та системний аналіз. — 2021. — Т. 57, № 2. — С. 3–16. — Бібліогр.: 38 назв. — рос. uk_UA
dc.identifier.issn 1019-5262
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/190642
dc.description.abstract Предложен метод оптимизации аппаратурных затрат в схеме автомата Мура, реализуемой в базисе FPGA. Метод основан на одновременном использовании замены входов и преобразования кодов состояний в коды классов псевдоэквивалентных состояний. Такой подход приводит к трехуровневой схеме автомата. Приведен пример синтеза автомата Мура с использованием предложенного метода и выполнен анализ его положительных и отрицательных характеристик. Исследования на базе стандартных автоматов показали, что данный метод позволяет уменьшить аппаратурные затраты и потребляемую мощность при незначительной потере быстродействия. uk_UA
dc.description.abstract Запропоновано метод оптимізації апаратурних витрат в схемі автомата Мура, що реалізується в базисі FPGA. Метод ґрунтується на одночасному використанні заміни входів і перетворення кодів станів у коди класів псевдоеквівалентних станів. Такий підхід призводить до трирівневої схеми автомата. Наведено приклад синтезу автомата Мура з використанням запропонованого методу і виконано аналіз позитивних і негативних його характеристик. Дослідження на базі стандартних автоматів показали, що запропонований метод дає змогу зменшити апаратурні витрати і споживану потужність із незначною втратою швидкодії. uk_UA
dc.description.abstract A method is proposed for optimizing hardware amount in the circuit of Moore FSM implemented with FPGA. The method is based on joint using replacement of inputs and transformation of state codes into codes of classes of pseudoequivalent states. This approach leads to a three-level circuit of FSM. There is shown an example of synthesis of Moore FSM with application of the proposed method. Analysis of positive and negative features of the proposed method is conducted. The researches on the base of standard benchmark FSM show that the proposed method allows reducing hardware amount and consumed power with insignificant degradation of FSM performance. uk_UA
dc.language.iso ru uk_UA
dc.publisher Інститут кібернетики ім. В.М. Глушкова НАН України uk_UA
dc.relation.ispartof Кібернетика та системний аналіз
dc.subject Кібернетика uk_UA
dc.title Совместное использование методов структурной декомпозиции для оптимизации схемы микропрограммного автомата Мура uk_UA
dc.title.alternative Спільне використання методів структурної декомпозиції для оптимізації схеми мікропрограмного автомата Мура uk_UA
dc.title.alternative Joint using methods of structural decomposition for optimizing circuit of Moore FSM uk_UA
dc.type Article uk_UA
dc.status published earlier uk_UA
dc.identifier.udc 004.274


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис