Наукова електронна бібліотека
періодичних видань НАН України

Отображение периодических алгоритмов в программируемые логические интегральные схемы

Репозиторій DSpace/Manakin

Показати простий запис статті

dc.contributor.author Сергиенко, А.М.
dc.contributor.author Симоненко, В.П.
dc.date.accessioned 2016-06-06T15:49:18Z
dc.date.available 2016-06-06T15:49:18Z
dc.date.issued 2007
dc.identifier.citation Отображение периодических алгоритмов в программируемые логические интегральные схемы / А.М. Сергиенко, В.П. Симоненко // Электронное моделирование. — 2007. — Т. 29, № 2. — С. 49-61. — Бібліогр.: 8 назв. — рос. uk_UA
dc.identifier.issn 0204-3572
dc.identifier.uri http://dspace.nbuv.gov.ua/handle/123456789/101668
dc.description.abstract Рассмотрен метод отображения периодических алгоритмов, представленных графом синхронных потоков данных, в конвейерный вычислитель, реализованный в программируемой логической интегральной схеме. Метод заключается в размещении графа алгоритма в многомерном индексном пространстве и отображении его в подпространства структур и времени. Ограничения на процесс отображения позволяют минимизировать как тактовый интервал, так и аппаратные затраты, включая мультиплексоры. uk_UA
dc.description.abstract Розглянуто метод відображення періодичних алгоритмів, зображених графом синхронних потоків даних, в конвейєрний обчислювач, реалізований у програмованій логічній інтегральній схемі. Метод полягає в розміщенні графа алгоритму у багатовимірному індексному просторі та його відображенні у підпростори структур і часу. Обмеження на процес відображення дають змогу мінімізувати як тактовий інтервал, так і апаратні витрати, включаючи мультиплексори. uk_UA
dc.description.abstract A method of mapping periodical algorithms into pipeline processor based on FPGA is considered. The algorithm is represented by the synchronous dataflow graph. The method lies in placing the algorithm graph in multidimensional index space and then in its mapping into subspaces of structures and time. The limitations to the mapping process allow to minimize both the clock cycle and hardware volume including multiplexers. uk_UA
dc.language.iso ru uk_UA
dc.publisher Інститут проблем моделювання в енергетиці ім. Г.Є. Пухова НАН України uk_UA
dc.relation.ispartof Электронное моделирование
dc.subject Вычислительные процессы и системы uk_UA
dc.title Отображение периодических алгоритмов в программируемые логические интегральные схемы uk_UA
dc.title.alternative Mapping of Periodical Algorithms Into Programmed Logic Integral Circuits uk_UA
dc.type Article uk_UA
dc.status published earlier uk_UA
dc.identifier.udc 681.3


Файли у цій статті

Ця стаття з'являється у наступних колекціях

Показати простий запис статті

Пошук


Розширений пошук

Перегляд

Мій обліковий запис